# 第六章 存储器层次结构

CPU 存储系统是一个具有不同容量、成本和访问时间的存储设备的层次结构:

- CPU寄存器, 0个周期内可以访问
- 高速缓存存储器, 4~75个周期

主存:上百个周期磁盘:几千万个周期

局部性(locality):具有良好局部性的程序倾向于一次又一次地访问相同的数据项集合,或者是倾向于访问邻近的数据项集合。

#### 本章主要内容:

- 基本存储技术: SRAM存储器、DRAM存储器、ROM存储器以及旋转硬盘和固态硬盘
- 高速缓存存储器
- C程序的局部性
- 存储器山

## 6.1 存储技术

### 6.1.1 随机访问存储器

#### 分类:

- SRAM: 静态RAM, 用作高速缓存存储器, 可以在 CPU 片内, 也可以在片外。一般不会超过几兆。
- DRAM: 动态 RAM, 作为主存以及图形系统的帧缓冲区。几百兆或几千兆字节。

#### 1. 静态RAM

SRAM 的存储单元是利用一个六晶体管电路实现。其具有**双稳态特性**: 当摆钟位于最左边或最右边时,是稳定的,如果有干扰来扰乱电压,当干扰消除时,电路就会恢复到稳定值。

#### 2. 动态RAM

DRAM 将每个位存储为对一个电容(30毫微法拉)的充电,每个存储单元由一个电容和一个访问晶体管组成。对干扰非常敏感,电容电压改变后不会再恢复了。

存在漏电情况使得 DRAM 单元在 10~100ms 时间内失去电荷。相对于计算机 ns 级别的运行周期较长,因此需要周期性的读出数据,然后重新刷新内存的每一位。

#### 3. SRAM vs DRAM

## 6.2 局部性

06. 存储器层次结构.md 2024-01-08

| 6.3 | 存储 | 器局 | 层次约 | 吉构 |
|-----|----|----|-----|----|
|     |    |    |     |    |

- 6.4 高速缓存存储器
- 6.5 编写高速缓存友好的代码
- 6.6 综合: 高速缓存对程序性能的影响
- 6.7 小结